要期末考试了求数字电路和物理试题及答案 2019-10-06

  可选中1个或多个下面的关键词,搜索相关资料。也可直接点“搜索资料”搜索整个问题。

  3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.

  5、某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0~25.5V的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。

  2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)

  1、 用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路线和适当的与非门实现此电路(20分)

  2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。(8分)

  由题意可知,令输入为A、B、C表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R,Y,G表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

  4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为( )v;当输入为10001000,则输出电压为( )v。

  5.就逐次逼近型和双积分型两种A/D转换器而言,( )的抗干扰能力强,( )的转换速度快。

  7.与PAL相比,GAL器件有可编程的输出结构,它是通过对( )进行编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

  1. 将逻辑函数 P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

  2. 图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

  四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)

  五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C 的波形。 (8分)

  六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分)

  七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。 (16分)

  八、综合分析图7所示电路,RAM的16个地址单元中的数据在表中列出。要求:

  (4)写出DA转换器CB7520的输出表达式(UO与d9~d0之间的关系);

  3)该电路为序列脉冲发生器,当A2、A1、A0从000~111连续变化时,Y端输出连续脉冲10110011。

  (3) RAM处于读出状态,将0000B~1000B单元的内容循环读出;

  3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。

  5.已知Intel2114是1K* 4位的RAM集成电路芯片,它有地址线( )条,数据线.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高于( )kHz;完成一次转换所用的时间应小于( )。

  7.GAL器件的全称是( ),与PAL相比,它的输出电路是通过编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使用更为方便灵活。

  2、图1、2中电路由TTL门电路构成,图3由CMOS门电路构成,试分别写出F1、F2、F3的表达式。

  三、已知电路及输入波形如图4所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。 (8分)

  四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。 (10分)

  五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。要求使用两种方法实现: (20分)

  (2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。

  1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?

  2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;

  3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态? (共15分)

  七、集成4位二进制加法计数器74161的连接图如图7所示, 是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位; 为低电平时电路开始置数, 为高电平时电路计数。试分析电路的功能。要求: (15分)

  4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为 ;

  8. GAL中的OLMC可组态为专用输入、 、寄存反馈输出等几种工作模式;

  9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;

  10. 如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量化阶距为 V。

  五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示。(15分)

  六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的线. 画出整个数字系统的时序图;

  3. 如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图(要求采用置数法);

  4. 试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能。

  (4)电路功能描述:2位不同数码串行检测器,当串行输入的两位数码不同时,输出为“1”,否则,输出为“0”。

  5. 四位二进制减法计数器的初始状态为0011,四个CP脉冲后它的状态为 ;

  9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;

  10. 某3位ADC输入电压的最大值为1V,采用“取整量化法”时它的量化阶距为 V。

  三、试用一片74LS138辅以与非门设计一个BCD码素数检测电路,要求:当输入为大于1的素数时,电路输出为1,否则输出为0(要有设计过程)。 (10分)

  五、如图所示,由两片超前进位加法器74LS283和一片数值比较器74LS85组成的数字系统。

  七、如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器。 (22分)

  3. 当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y的频率。

  4. 已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图;

  展开全部学院还承担了22个本、专科专业的高等教育自学考试主考任务,目前自学考试主考物理化学、化工原理:电路、电子技术、电机学、单片机:电路分析、信号与

      亚游,ag8亚游,亚游平台,亚游官网

Copyright © 2014 青岛亚游实业集团有限公司 All Rights Reserved
亚游,AG8亚游,亚游平台,AG8亚游  粤ICP备16048492号-1
地址:山东省青岛市城阳区长城南路6号首创空港国际中心8号楼
全国统一客服热线:400-708-5577
网站地图